望采纳!!!点击回答右侧采纳即可!!
你的理解是正确的,但是在RTS与Q2的G极断开时,Vds有-2V左右的电压是不对的。
对于PMOS管,当Vgs>Vt时,管路就会导通,Vds就会接近0V.当Vgs<Vt时,管路就会断开,Vds值不确定。
在你所给出的数据中,当RTS为高电平时,Vgs=-0.4V, Vds=-5.4V,这显然是不对的,因为Vgs<Vt, 管路应该断开,而不是导通。同样,当RTS为低电平时,Vgs=-0.8V, Vds=-0.8V,这也是不对的,因为Vgs<Vt,管路应该断开,而不是导通。
这可能是由于选择的PMOS管的Vt值不符合预期导致的。也可能是由于管路设计、接线或者烧录程序问题导致的。建议你检查管路设计、接线和烧录程序是否正确,并重新测试。
先仔细确认一下你的封装对不对吧。你上面那张图,画的封装就是错的。
Pmos管不是这样用的,Pmos管一般用于S级接VCC时的情况,这样才能确保导通,只有地的话需要有负电源才能正常驱动,你这里面没有体现负电源
用法有点奇怪,一般都是高端pnp,低端npn