ACPL-333J驱动板光耦输出锁-5V低电平

社区的朋友们好!最近遇到了一个有关驱动输出锁-5V低电平的问题,希望能够得到您们的帮助。驱动的构造图如下,输入通过ACPL-333j然后是IXDN609SI,驱动的目标是G3R20MT17K,1700V,60A,SIC,这个管子的Qg是256nC,Rg=1.8Ω,tdon和tr分别为52ns和32ns。IXDN609SI的一部分参数和驱动的电路原理图如下

img

img


目前的状况是ACPL-333J的输出Vout为低电平,DESAT无故障,FAULT引脚为高,VCC与VEE的供电电压为20和-5V,IXDN609SI的供电电压是20和-5V,程序烧录进去启动瞬间会有一个电压波形,但是很快就会被锁定为-5V,输出GS的电压波形见下图

img


查阅了ACPL-333J的芯片手册,感觉不像是触发了欠压锁定(确实有一段时间电压达到了13V),言语有些混乱,希望您不要介意,也希望有过相同经历的朋友们可以给出建议,谢谢!

关于您遇到的问题,可能有两个方面需要考虑:

  1. 驱动电路的设计:根据您提供的驱动电路原理图和目标管子的参数,需要考虑输出的驱动信号能否满足目标管子的要求。首先需要确定驱动信号的幅值和频率是否符合目标管子的要求,然后需要根据目标管子的Qg和Rg来计算驱动电路的功率,以确定驱动器是否足够强大。需要注意的是,如果驱动器没有足够的电流输出,那么输出信号可能会出现类似于您提供的GS波形图中的电压波动。所以需要检查驱动器的输出功率是否足够,并使用示波器等测试工具检查输出信号是否正确。

  2. 供电电压和工作环境:ACPL-333j的输出为低电平,但实际观察中又会出现电压波动,这可能是供电电压出现问题导致的。需要检查VCC和VEE的供电电压是否稳定,以及供电电压是否在电路元件的工作范围内。同时需要注意工作环境中是否可能存在电磁干扰等因素,这可能会导致输出信号不稳定或波动。

希望以上建议能够帮助您解决问题。如果您需要更进一步的帮助或有其他问题,请随时追问。

你可以用一下示波器和信号发生器测试一下电路中各个节点的电压、电流和波形啦

看下这几个地方:
ACPL-333J的FAULT引脚被拉高,导致输出GS被锁定为高电平。
ACPL-333J的输出Vout被拉低,导致输出GS被锁定为低电平。
IXDN609SI的输出GS被拉低,导致输出GS被锁定为低电平。