ADPLL输出和输入相连,波形就不对了

fpga上的数字锁相环,能够锁定。仿真将输出和输入相连是对的。但是将fpga da输出和ad输入相连后,波形就不对了 。

检查下是不是时钟的原因,经过FPGA内部的时钟,可能会导致抖动好相位噪声不好
另外一个就是ADC的超量程标志位非常重要,一旦超量程将对采样造成严重的影响。一旦有溢出一定要先处理输入信号。对于无符号的DAC,有符号补码需要先把高位取反再送给DAC