设计一个时序逻辑电路,要求用JK触发器设计一个同步计数器实现三位格雷码000 001 011 010 110 111 101 100 000
画出电路图
望采纳
命令行端给你画的一个简单电路图如下
J K
----- -----
Qn-1 | D |---------| D |
----- -----
| |
| |
| |
----- -----
Qn-2 | D |---------| D |
----- -----
| |
| |
| |
----- -----
Qn | D |---------| D |
----- -----
CK
在这个电路中,Qn-1、Qn-2 和 Qn 分别表示三位格雷码中的最高位、次高位和最低位。用 D 表示数据输入,CK 表示时钟信号。
在每一个时钟周期,三位格雷码就会按照下面的顺序发生变化:000、001、011、010、110、111、101、100、000。这个变化过程就是由 JK 触发器内部的逻辑实现的。
这个不是时序逻辑电路设计的基本题目吗,照书本流程来,画出真值表
您好,我是有问必答小助手,您的问题已经有小伙伴帮您解答,感谢您对有问必答的支持与关注!