做fpga开发,使用verilog语言开发为什么还要进行仿真呢?

做fpga开发,使用verilog语言开发为什么还要进行仿真呢?
按照我的理解直接把代码下载到芯片上就好了,为什么还要进行仿真呢?

仿真是帮你了解发现代码中的错误
一些简单的代码可能不需要仿真
当一个稍微复杂一点的代码,在写代码的过程中不出错是小概率事件,出错是正常的。我们在进行仿真时能查看我们代码中的所有信号的变化。这对我们找BUG非常有帮助。
一个较大的多人完成的工程,我们的每个小模块如果不经过仿真的验证,将这许多模块编写完再去烧片子验证,这就是灾难,这个团队的人会打架的