EIM总线和FPGA连接,EIM主要用于采集FPGA发送的数据。eim模式为异步模式访问。eim_bclk配置为连续输出133MHz作为FPGA工作时钟,只使用了CS0通过示波器抓的时间可以看到,两次读取间隔很长,大概300个ns,修改了EIM_CS0GCR1,EIM_CS0GCR2,EIM_CS0RCR1,EIM_CS0RCR2,EIM_WCR,EIM_WIAR,EIM_EAR寄存器也没有太大的变化。有没有同行曾经研究并解决过这个问题?