输入规格化双精度浮点数,计算加法结果,规格化可视输出
(1)理解双精度浮点数格式;
(2)构造加法电路;
(3)数据由FPGA片外按键串行输入,输出结果规格化;
(4)不得采用现成IP;
(5)流水长度不做约束,越少越好;工作时钟100M;
(6)使用实验室的开发箱或自备开发板完成设计;
(7)完成全部流程:设计规范文档、模块设计、代码输入、功能仿真、约束与综合、时序仿真、下载验证等
这个可不简单,难度不低。一时半会可做不出来。
如果不约束流水长度,双精度,2048级流水还比较容易写。
加油,独自完成这不容易。